電子發燒友網 > 可編程邏輯

Altera Cyclone V FPGA器件可實現降低設計系統成本和功耗

Altera Cyclone V FPGA器件可實現降低設計系統成本和功耗

在針對大批量應用開發系統時,要考慮的一個重要因素是成本。有多個方面會影響總體擁有成本,而不僅僅是每個元器件的價格。這包括硅片的功耗要求、材料(BOM)總成本、設計和測試系統的...

2020-07-17 標簽:dspfpgapll 77

針對不同的應用和設計需求,FPGA器件的發展策略和方案

針對不同的應用和設計需求,FPGA器件的發展策略和方案

綜上所述,隨著系統設備功能要求的不斷增加,系統級芯片的設計愈趨復雜,并且在設計周期、靈活度和NRE成本等方面都面臨著更大的挑戰。這一趨勢使得FPGA器件在電路設計、產品設計和系統...

2020-07-17 標簽:fpga芯片asic 222

如何選擇和設計國產fpga芯片,將會面臨哪些挑戰

如何選擇和設計國產fpga芯片,將會面臨哪些挑戰

如果您對使用國產fpga芯片的電路板設計經驗有限或沒有經驗,那么在新項目中使用國產fpga芯片的前景令人擔憂 - 特別是如果國產fpga芯片是一個具有1000個引腳的大型模塊。繼續閱讀本文將幫助...

2020-07-17 標簽:電源fpga芯片 102

基于FPGA技術實現圖像增強數據的仿真實驗分析

基于FPGA技術實現圖像增強數據的仿真實驗分析

Xilinx的Vivado中集成的圖像增強(Image Enhancement)IP可以有效降低圖像噪聲并增強圖像邊緣。該IP使用了2D濾波方式,可以在達到更好的圖像噪聲抑制同時,保留并增強圖像邊緣。...

2020-07-17 標簽:fpgaip核 29

FPGA內部基于軟核處理器系統的應用范圍

FPGA內部基于軟核處理器系統的應用范圍

通常認為,SOPC是FPGA設計中的雞肋,“棄之可惜,食之無味”。誠然,SOPC一直不是FPGA的主流應用設計,制約主要因素則是性能,因為作為處理器使用時,處理器主頻是其應用范圍的瓶頸(SOPC的...

2020-07-17 標簽:處理器fpgacpu 30

5G互聯時代,FPGA無處不在

5G互聯時代,FPGA無處不在

易靈思銷售總監張永慧先生出席授牌儀式,并表示:易靈思產品和新曄電子的市場覆蓋相結合,必將為雙方在中國的廣大客戶提供更多的價值。...

2020-07-17 標簽:FPGA5G新曄電子易靈思 269

基于各類二進制代碼實現異步FIFO的設計

基于各類二進制代碼實現異步FIFO的設計

一、概述 在大規模ASIC或FPGA設計中,多時鐘系統往往是不可避免的,這樣就產生了不同時鐘域數據傳輸的問題,其中一個比較好的解決方案就是使用異步FIFO來作不同時鐘域數據傳輸的緩沖區,...

2020-07-17 標簽:fifo計數器代碼 32

如何使用OpenCL輕松實現FPGA應用編程

如何使用OpenCL輕松實現FPGA應用編程

實現這一編程思想的轉變,是因為 FPGA 借助 OpenCL 實現了編程,程序員只需要通過 C/C++ 添加適當的 pragma 就能實現 FPGA 編程。為了讓您用 OpenCL 實現的 FPGA 應用能夠有更高的性能,您需要熟悉如...

2020-07-16 標簽:fpgagpu深度學習 73

了解FPGA的芯片內部資源:IO是什么

了解FPGA的芯片內部資源:IO是什么

雖然很多 FPGA 工程師都是寫代碼,但是作為硬件編程工程師,如果不熟悉 FPGA 的底層資源和架構,是很難寫出高質量的代碼——至少很難寫出復雜邏輯的高質量代碼,也很難站在系統的層面去考...

2020-07-16 標簽:fpga芯片開發板 133

FPGA和ASIC、DSP及ARM有什么不一樣,有哪些應用優勢

FPGA和ASIC、DSP及ARM有什么不一樣,有哪些應用優勢

ASIC 是 Application Specific Integrated Circuit 的英文縮寫,是一種為專門目的而設計的集成電路。ASIC 設計主要有全定制(full-custom)設計方法和半定制(semi-custom)設計方法。半定制設計又可分為門陣...

2020-07-16 標簽:dspfpgaasic 204

基于FPGA器件實現異步FIFO讀寫系統的設計

基于FPGA器件實現異步FIFO讀寫系統的設計

異步 FIFO 讀寫分別采用相互異步的不同時鐘。在現代集成電路芯片中,隨著設計規模的不斷擴大,一個系統中往往含有數個時鐘,多時鐘域帶來的一個問題就是,如何設計異步時鐘之間的接口電...

2020-07-16 標簽:fpga集成電路fifo 84

FPGA大幅提升硬件加速的單位功耗性能,FPGA可實現動態重加載

FPGA大幅提升硬件加速的單位功耗性能,FPGA可實現動態重加載

隨著網絡技術發展,移動網絡速度不斷提升,為移動互聯網業務帶來了良好的發展條件,但同時帶來的爆炸式數據流量增長對運營商形成了巨大的壓力,傳統的擴容方式就是不斷增加X86服務器,...

2020-07-16 標簽:fpgacpu移動網絡 113

通過FPGA和RISC-V開放指令集優化軍事和航空航天電路設計

通過FPGA和RISC-V開放指令集優化軍事和航空航天電路設計

RISC-V開放指令集可以幫助航空航天和國防設計人員通過優化指令集,為每個特定的應用程序提供最有效的實現,從而最大限度地降低功耗、BOM成本和電路板面積。...

2020-07-16 標簽:處理器fpga電路板 75

在Speedster7t FPGA中增加NoC能帶來哪些好處

在Speedster7t FPGA中增加NoC能帶來哪些好處

關于諸如FPGA之類的可編程解決方案的傳統想法是,您必須愿意在靈活性方面做出很多權衡。在許多情況下確實是這種情況。即使只是通過芯片獲取數據也會消耗寶貴的路由資源,并增加大量開...

2020-07-16 標簽:fpgaasic可編程 164

基于D觸發器實現時鐘電路同步設計

基于D觸發器實現時鐘電路同步設計

時鐘使能電路是同步設計的重要基本電路,在很多設計中,雖然內部不同模塊的處理速度不同,但是由于這些時鐘是同源的,可以將它們轉化為單一的時鐘電路處理。...

2020-07-16 標簽:D觸發器時鐘電路 85

基于FPGA和高速ADC實現多通道通用信號處理平臺的設計方案

基于FPGA和高速ADC實現多通道通用信號處理平臺的設計方案

新型多通道通用信號處理平臺主要包括高速AD芯片、Xilinx最新UltraScale系列FPGA和TI的多核DSP,原理框圖如圖1所示。其中FPGA和高速ADC之間數據傳輸采用JESD204B接口總線。...

2020-07-16 標簽:dspfpgaadc 67

基于FPGA器件實現CNN加速系統的硬件設計

基于FPGA器件實現CNN加速系統的硬件設計

隨著近些年深度學習的迅速發展和廣泛的應用,卷積神經網絡(CNN)已經成為檢測和識別領域最好的方法,它可以自動地從數據集中學習提取特征,而且網絡層數越多,提取的特征越有全局性。通過...

2020-07-15 標簽:fpga神經網絡深度學習 173

基于XC6SLX16-2CSG-324型FPGA實現Viterbi譯碼器的設計

基于XC6SLX16-2CSG-324型FPGA實現Viterbi譯碼器的設計

記(n0,k0,m)為卷積碼編碼器,該編碼器共有2k0×m個狀態,Viterbi譯碼器必須具備同樣的2k0×m個狀態發生器,且每個狀態必須有一個存儲路徑度量值的存儲器和一個存儲幸存路徑信息的存儲器,所...

2020-07-15 標簽:fpga存儲譯碼器 50

基于FPGA器件實現乘法器因子求取模塊的RS編碼優化設計

基于FPGA器件實現乘法器因子求取模塊的RS編碼優化設計

里得-所羅門碼(Reed-Solomon,RS)是由REED I S和SOLOMON G在1960年提出的一種特殊的非二進制BCH碼,是所有(n,k)線性分組碼中糾錯能力最強的碼型,可同時糾正隨機錯誤和突發錯誤。隨著大規模集成電路...

2020-07-15 標簽:fpga光纖移動通信 31

基于現場可編程門陣列器件實現ADS-B解交織系統的設計

基于現場可編程門陣列器件實現ADS-B解交織系統的設計

廣播式自動相關監視(Automatic Dependent Surveillance-Broadcast,ADS-B)作為國際民航組織(International Civil Aviation Organization,ICAO)主推的新一代監視技術,結合衛星導航、通信、機載設備以及地面設備等先進...

2020-07-15 標簽:fpga天線接收機 92

基于FPGA芯片EP3C40Q240C8實現多普勒展寬系統的設計

基于FPGA芯片EP3C40Q240C8實現多普勒展寬系統的設計

作為一種新興的核技術, 正電子湮沒譜學用于缺陷研究,取得了不少成果。正電子湮沒譜學研究空位型缺陷是基于湮沒輻射所帶出的電子密度和電子動量密度的信息。多普勒展寬譜的低動量部分...

2020-07-15 標簽:fpga放大器adc 69

Latticetui推出Certus-NX低功耗FPGA技術平臺,性能最高提升70%

Latticetui推出Certus-NX低功耗FPGA技術平臺,性能最高提升70%

Lattice Nexus是業界首個基于28 nm FD-SOI工藝的低功耗FPGA技術平臺,得益于功耗和MIPI 速度上的優勢,基于該平臺的第一款產品CrossLink-NX得到了客戶廣泛認可,主要用于嵌入式視覺領域。時隔半年,...

2020-07-15 標簽:fpga自動化低功耗 121

基于CPLD芯片實現專用鍵盤芯片KB-CORE的功能設計方案

基于CPLD芯片實現專用鍵盤芯片KB-CORE的功能設計方案

在單片機應用系統中,存在多種形式的外部數據輸入接口界面,例如RS-232C串行通信、鍵盤輸入等。其中利用鍵盤接口輸入數據,是實現現象實時調試、數據調整和控制最常用的方法。單片機的...

2020-07-15 標簽:芯片cpld鍵盤 77

采用VHDL語言在CPLD內部編程實現Flash讀取控制設計

采用VHDL語言在CPLD內部編程實現Flash讀取控制設計

本設計已實用于國家863計劃“可擴展到T比特的高性能IPv4/v6路由器基礎平臺及實驗系統”項目中。其主要功能是對主控部分的FPGA讀取Flash進行控制。...

2020-07-15 標簽:cpldflashvhdl 145

基于CPLD器件和tcd1201d芯片實現CCD自動增益系統的設計

基于CPLD器件和tcd1201d芯片實現CCD自動增益系統的設計

ccd(charge couple device)是一種電荷藕合式光電轉換器件。在物體位移測量系統中,常常以ccd作為位移傳感器。當一束曝光器發出的激光照射到被測物體上并發生漫反射時,反射光將經透鏡聚焦后...

2020-07-15 標簽:傳感器cpld可編程邏輯 89

基于PLD器件EPM3256ATC144-10芯片實現固態功控系統的設計

基于PLD器件EPM3256ATC144-10芯片實現固態功控系統的設計

如圖1所示,每路SSPC取樣電阻上的電壓經過調理電路和低通濾波器以后,送到4通道A/D轉換器的一個模擬輸入端,A/D轉換器的數據輸出端、狀態信號和控制信號分別接到CPLD的I/O引腳,便于程序控...

2020-07-15 標簽:芯片cpldpld 71

基于FPGA可編程邏輯器件實現智能交通車輛識別檢測系統的設計

基于FPGA可編程邏輯器件實現智能交通車輛識別檢測系統的設計

智能交通系統是將先進的信息技術、移動通信技術和計算機技術應用在交通網絡,建設一種全方位的、實時準確的綜合運輸和管理系統,實現道路交通和機動車輛的自動化管理。自動化的發展在...

2020-07-14 標簽:fpga移動通信攝像頭 164

基于FPGA的SPI總線傳輸技術提供更好的選擇和可行方案

基于FPGA的SPI總線傳輸技術提供更好的選擇和可行方案

SPI(Serial peripheral interface——串行設備接口)是摩托羅拉公司推出的一種同步串行通信接口。用于MCU和外圍擴展芯片之間的串行連接,現已發展成為一種工業標準 。一路SPI數據總線只占用3或...

2020-07-14 標簽:fpgaspi總線 118

FPGA促進AI發展,2019-2023年AI用FPGA將增長約3倍

FPGA促進AI發展,2019-2023年AI用FPGA將增長約3倍

目前,25%的商業已經實現了AI/機器學習(ML),未來兩年內將達72%。帶來的好處是在核心功能方面帶來商業的洞察力,諸如市場營銷、銷售、定價、物流、合規和欺詐檢測。...

2020-07-14 標簽:fpga芯片ai 290

基于Cyclone IV系列FPGA實現X射線采集傳輸系統的設計

基于Cyclone IV系列FPGA實現X射線采集傳輸系統的設計

本文設計的X射線采集傳輸系統的硬件框圖如圖1所示。圖像采集與傳輸系統的硬件包含三個部分,X射線探測器模塊、FPGA數據采集模塊和千兆以太網RGMII數據傳輸模塊。...

2020-07-14 標簽:傳感器fpga模數轉換器 93

編輯推薦廠商產品技術軟件/工具OS/語言

神马电影院午夜视频